2024-10-29 23:22:42 +08:00
2024-10-09 17:40:58 +08:00
2024-09-11 13:32:02 +08:00
2024-09-11 13:32:02 +08:00
2024-11-08 23:00:26 +08:00
2024-11-17 22:52:35 +08:00
2024-10-30 21:08:38 +08:00
2024-11-14 16:19:06 +08:00
2024-11-14 16:19:06 +08:00
2024-11-17 22:52:35 +08:00
2024-11-16 22:00:34 +08:00
2024-09-11 13:32:02 +08:00
2024-09-11 13:32:02 +08:00
2024-09-26 20:09:54 +08:00
2024-09-11 13:32:02 +08:00
2024-11-14 16:19:06 +08:00
2024-11-14 16:19:06 +08:00
2024-11-14 16:19:06 +08:00
2024-11-14 16:19:06 +08:00
2024-09-11 13:35:04 +08:00
2024-09-11 13:32:02 +08:00
2024-09-11 13:32:02 +08:00

Digital IDE - version 0.3.3


Feature

  • 增加对于 vhdl 的 全面支持文件树、LSP等
  • 增加对 XDCTCL 等脚本的 LSP 支持
  • 增加 verilog, vhdl, xdc, tcl, vvp, vcd 等语言或生成文件的工作区图标
  • 增加对于 vivado, modelsim, verilator 的支持,用户可以通过设置 function.lsp.linter.vhdl.diagnostor(设置 vhdl) 和 function.lsp.linter.vlog.diagnostor(设置 verilog) 来使用这些第三方工具的仿真和自动纠错。
  • 增加对于 TCL, XDC, VVP 等脚本的 LSP 和 语法高亮 支持。

Change

  • 将插件的工作状态显示在 vscode 下侧的状态栏上,利于用户了解目前的设置状态
  • 状态栏右下角现在可以看到目前选择的linter以及是否正常工作了
  • 优化项目配置目录
  • 优化自动补全的性能

Bug 修复

  • 修复文档化 input, output 处注释无法正常显示到文档的 bug
  • 修复 iverilog 仿真功能中,将重复的路径作为编译参数编译的 bug
  • 修复 iverilog 仿真功能中,将 `include 加入或去除后,无法通过仿真编译的 bug (没有更新 instance 的 instModPathStatus 属性)
  • 修复其他已知 bug

develop

python script/command/make_package.py
<<<<<<< HEAD

library更新

library的更新不会随着Digital-IDE的git一起保存是专门去拉取更新的但是打包要一起打包进插件之中。

>>>>>>> 199b7a8af3ea01baea4b20c89273a490dc0dc9d2
Description
digital ide
Readme 21 MiB
Languages
JavaScript 48.7%
VHDL 44.1%
TypeScript 6.3%
CSS 0.7%
Python 0.2%